• O uso geral de LCMXO2-1200HC-5TG100C retransmite I/O 100tqfp do CI Fpga 79
O uso geral de LCMXO2-1200HC-5TG100C retransmite I/O 100tqfp do CI Fpga 79

O uso geral de LCMXO2-1200HC-5TG100C retransmite I/O 100tqfp do CI Fpga 79

Detalhes do produto:

Lugar de origem: original
Marca: original
Certificação: original
Número do modelo: LCMXO2-1200HC-5TG100C

Condições de Pagamento e Envio:

Quantidade de ordem mínima: 1
Preço: negotiation
Detalhes da embalagem: Caixa da caixa
Tempo de entrega: dias 1-3working
Termos de pagamento: T/T, L/C
Habilidade da fonte: 100.000
Melhor preço Contato

Informação detalhada

Série: MachXO2 Pacote: Bandeja
Estado do produto: Ativo Digi-chave programável: Não verificado
Número de laboratórios/CLBs: 160 Número de elementos de lógica/pilhas: 1280
RAM Bits total: 65536 Número de I/O: 79

Descrição de produto

O uso geral de LCMXO2-1200HC-5TG100C retransmite I/O 100tqfp do CI Fpga 79
 

Disposição de porta programável do campo MachXO2 (FPGA) IC 79 65536 1280 100-LQFP

 

Especificações de LCMXO2-1200HC-5TG100C

 

TIPO DESCRIÇÃO
Categoria Circuitos integrados (CI)
Encaixado
FPGAs (disposição de porta programável do campo)
Mfr Estrutura Semicondutor Corporaçõ
Série MachXO2
Pacote Bandeja
Estado do produto Ativo
Digi-chave programável Não verificado
Número de laboratórios/CLBs 160
Número de elementos de lógica/pilhas 1280
RAM Bits total 65536
Número de I/O 79
Tensão - fonte 2.375V ~ 3.465V
Montando o tipo Montagem de superfície
Temperatura de funcionamento 0°C ~ 85°C (TJ)
Pacote/caso 100-LQFP
Pacote do dispositivo do fornecedor 100-TQFP (14x14)
Número baixo do produto LCMXO2-1200

 

Características de LCMXO2-1200HC-5TG100C

 

• Seis dispositivos com os 256 a 6864 LUT4s e os 18 a 334 I/Os

Ultra dispositivos de baixa potência

• Processo avançado da baixa potência de 65 nanômetro

• Tão baixo quanto um poder à espera de 22 µW

• Baixo balanço programável I/Os diferencial

• Modo à espera e outras opções da economia de poder

Memória encaixada e distribuída

• Bloco encaixado sysMEM™ RAM de até 240 kbits

• Até 54 kbits distribuíram RAM

• Lógica de controle dedicada do FIFO

Memória Flash do usuário da Em-microplaqueta

• Até 256 kbits da memória Flash do usuário

• 100.000 escrevem ciclos

• Relações diretas acessíveis do OSSINHO DA SORTE, do SPI, do I2 C e do JTAG

• Pode ser usado como o BAILE DE FINALISTAS macio do processador ou como a memória Flash

I/O síncrono Pre-projetado da fonte

• Registros da RDA em pilhas do I/O

• Lógica de alinhar dedicada

• Engrenagem do 7:1 para a exposição I/Os

• RDA genérica, DDRX2, DDRX4

• Memória dedicada de DDR/DDR2/LPDDR com apoio de DQS

Elevado desempenho, amortecedor flexível do I/O

• O amortecedor programável do sysIO™ apoia a vasta gama de relações:

– LVCMOS 3.3/2.5/1.8/1.5/1.2

– LVTTL

– PCI

– LVDS, ônibus-LVDS, MLVDS, RSDS, LVPECL

– SSTL 25/18

– HSTL 18

– Entradas de disparador de Schmitt, até 0,5 histerese de V

• Socketing quente do apoio de I/Os

• terminação diferencial da Em-microplaqueta

• Programável levante ou modo suspenso

Cronometrar flexível da Em-microplaqueta

• Oito pulsos de disparo preliminares

• Até dois pulsos de disparo da borda para relações de alta velocidade do I/O (lados superiores e inferiores únicos)

• Até dois PLLs análogo pelo dispositivo com síntese fracionária-n da frequência

– Escala de frequência larga da entrada (7 megahertz a 400 megahertz)

Permanente, infinitamente reconfigurável

• Imediato-– em poderes acima nos microssegundos

• Único-microplaqueta, solução segura

• JTAG, SPI ou I2 direto programável C

• Programação do fundo dos apoios do non-vola? memória da telha

• Bota dupla opcional com memória externo de SPI

Reconfiguração de TransFR™

• atualização da lógica do Em-campo quando o sistema se operar

Apoio nivelado aumentado do sistema

• a Em-microplaqueta endureceu funções: SPI, I2 C, contador do temporizador

• oscilador da Em-microplaqueta com precisão 5,5%

• TraceID original para o seguimento de sistema

• Um modo programável do tempo (OTP)

• Única fonte de alimentação com escala de funcionamento prolongada

• Varredura do limite do padrão 1149,1 de IEEE

• Programação complacente do em-sistema de IEEE 1532

Escala larga de opções do pacote

• TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, opções do pacote de QFN

• Opções pequenas do pacote da pegada

– Tão pequeno quanto 2,5 milímetros x 2,5 milímetros

• A migração da densidade apoiou

• Empacotamento halogênio-livre avançado

 

Vista geral da arquitetura de LCMXO2-1200HC-5TG100C
 
A arquitetura da família MachXO2 contém uma disposição de blocos da lógica cercados por I/O programável (PIO). Os dispositivos maiores da densidade da lógica nesta família têm o sysCLOCK™ PLLs e os blocos de bloco encaixado sysMEM RAM (EBRs). Figura 2-1 e figura mostra de 2-2 os diagramas de bloco dos vários membros da família.
 

Classificações ambientais & da exportação de LCMXO2-1200HC-5TG100C

 

ATRIBUTO DESCRIÇÃO
Estado de RoHS ROHS3 complacente
Nível da sensibilidade de umidade (MSL) 3 (168 horas)
Estado do ALCANCE ALCANCE não afetado
ECCN EAR99
HTSUS 8542.39.0001
 
O uso geral de LCMXO2-1200HC-5TG100C retransmite I/O 100tqfp do CI Fpga 79 0

 

 

Deseja saber mais detalhes sobre este produto
Estou interessado em O uso geral de LCMXO2-1200HC-5TG100C retransmite I/O 100tqfp do CI Fpga 79 você poderia me enviar mais detalhes como tipo, tamanho, quantidade, material, etc.
Obrigado!
Esperando sua resposta.